Fabtex™ Yield Optimizerの仮想化とAIにより半導体製造の歩留まりが向上

トレンドセッター
この記事を読むのにかかる時間: 1未満

プライバシー設定により、この動画は再生できません。視聴するには、機能Cookie を許可してください。

SEMICON West 2025 において、Lam Research は、半導体製造における最も根深い課題の1つである歩留まりのばらつきに対処するために設計された強力な新ツールを発表しました。

Lam Research のより広範な Semiverse® ソリューション プラットフォームの一部である、新たにリリースされた Fabtex™ Yield Optimizer は、最先端の計算技術を量産(HVM)環境にもたらします。

Fabtex は、仮想シリコン デジタル ツイン、インライン ファブ データ、実績のある最適化アルゴリズムを組み合わせることで、プロセスのばらつきを低減し、問題解決を迅速化します。その結果、サイクルタイムの短縮、ウェーハ廃棄の削減、そしてファブの大幅なコスト削減が実現します。

EE Times との独占インタビューで、CVP 兼 Semiverse ソリューション責任者の David Fried が、シミュレーションと仮想化が半導体製造の未来をどのように変えつつあるのかを深く掘り下げます。

David氏は、欠陥の発見と修正における従来のアプローチ、つまり時間がかかり、反復的で、コストのかかるプロセスとは異なり、Fabtexは製造業者がプロセスを加速し、市場投入を迅速化するのに役立つと説明しました。

「Fabtexは、仮想シリコンとファブ内の実際のデータを組み合わせることで、お客様が使用する仮想シリコンが、ファブ内で確認しているあらゆる変動をより正確に反映したものになるよう支援します」とDavid氏は言います。「これにより、お客様は歩留まりを制限する体系的なメカニズムをすべて一度にターゲットにすることができます。」

FabtexとSemiverse Solutionsのビジョンについて詳しくは、上記のインタビュー全文をご覧ください。

関連記事

Fabtex™ Yield Optimizerは、量産半導体製造の歩留まり向上のためのAI搭載ソリューションです
仮想ツインとプロセスモデリングによる半導体開発の加速
Semiverse®ソリューションの活用:半導体仮想製造とその応用

出典: 元記事を読む

※現在お読みいただいているこの記事は、国内外のニュースソース等から取得した情報を自動翻訳した上で掲載しています。
内容には翻訳による解釈の違いが生じる場合があり、また取得時の状況により本文以外の情報や改行、表などが正しく反映されない場合がございます。
順次改善に努めてまいりますので、参考情報としてご活用いただき、必要に応じて原文の確認をおすすめいたします。

TOP
CLOSE
 
SEARCH